绝缘胶膜,晶碇切片胶
-
面议
电沉积程序
预处理后,在不同的电流密度(4 mA/cm 2、5 mA/cm 2、7
mA/cm 2、10 mA/cm 2和15 mA/cm 2 )下进⾏电化学沉积
(ECD)⼯艺) 在的时间段内。低电流密度条件(4 mA/cm 2)
和中等电流密度条件(7 mA/cm 2 )的电沉积间隔分别为30
min和10 min。
TSV制程关键⼯艺设备
TSV制作⼯艺包括以下⼏步:通孔制作;绝缘层、阻挡层和种⼦层的 沉积;铜填充;
通过化学机械抛光去除多余的⾦属;晶圆减薄;晶圆键合 等。 每⼀步⼯艺都有相
当的技术难度,在通孔制作步骤,保持孔的形状和控制 ⻆度非常重要,通过
Bosch⼯艺来实现深孔刻蚀;在沉积绝缘层、阻挡层 和种⼦层时,需要考虑各层
的均匀性和粘附性;铜填充时避免空洞等 缺陷,这样填充的铜可以在叠层
器件较⾼的温度下保持正常的电性能;⼀ 旦完成了铜填充,则需要对晶圆进⾏
减薄;后是进⾏晶圆键合。
封装之TSV及TGV技术初探
其中,玻璃诱导刻蚀法如下:
1) 使用皮秒激光在玻璃上产⽣变性区域;2)将激光处理过的玻璃放在 氢氟酸溶液
中进⾏刻蚀。
玻璃通孔⾼密度布线
线路转移(CTT)和光敏介质嵌⼊法,是比较常用的⽅式。 CTT主要 包括两个过
程。⼀是精细RDL线预制,每⼀RDL层可以在可移动载体上单 制造⼀层薄导
电层,并在转移到基板上之前测试或检查细线成品率。精 细线路的形成采用细
线光刻和电解镀铜的⽅法,并且以薄铜箔作为镀层的 种⼦层
嵌⼊式玻璃扇出与集成天线封装
玻璃通孔还可以在玻璃上制作空腔,进⽽为芯片的封装提供⼀种嵌⼊ 式玻璃扇
出(eGFO)的新⽅案。2017年乔治亚理⼯率先实现了用于⾼I/O 密度和⾼频多芯
片集成的玻璃面板扇出封装。该技术在70um厚、⼤小为 300mm*300mm的玻璃
面板上完成了26个芯片的扇出封装,并有效的控 制芯片的偏移和翘曲。2020年
云天半导体采用嵌⼊式玻璃扇出技术开了 77GHz汽⻋雷达芯片的封装,并在此
基础上提出了⼀种⾼性能的天线封装 (AiP)⽅案。
基于玻璃通孔的MEMS封装
2013年,LEE等利用玻璃穿孔技术实现射频MEMS器件的晶圆级封装, 采用电
镀⽅案实现通孔的完全填充,通过该⽅案制作的射频MEMS器件在 20GHz时具
有0.197dB的低插⼊损耗和20.032dB的⾼返回损耗。2018年, LAAKSO等创造性
地使用磁辅助组装的⽅式来填充玻璃通孔,并用于 MEMS器件的封装中。