8OZ厚铜PCB板
-
面议
PCB电路板在今天的生活中发挥着重要作用。它是电子元件的基础和高速公路。就这一点而言,PCB的质量非常关键。
要检查PCB的质量,进行多项可靠性测试。以下段落是对测试的介绍。
1.离子污染测试
目的:检查电路板表面的离子数量,以确定电路板的清洁度是否合格。
方法:使用75%浓度的丙醇清洁样品表面。离子可以溶解到丙醇中,从而改变其导电性。记录电导率的变化以确定离子浓度。
标准:小于或等于6.45ug.NaCl / sq.in
2.阻焊膜的耐化学性试验
目的:检查阻焊膜的耐化学性
方法:在样品表面上滴加qs(量子满意的)二氯甲烷。过一会儿,用白色棉擦拭二氯甲烷。检查棉花是否染色以及焊料面罩是否溶解。
标准:无染料或溶解。
3.阻焊层的硬度测试
目的:检查阻焊膜的硬度
方法:将电路板放在平坦的表面上。使用标准测试笔在船上刮擦一定范围的硬度,直到没有刮痕。记录铅笔的低硬度。
标准:低硬度应6H。
4.剥线强度试验
目的:检查可以剥去电路板上铜线的力
设备:剥离强度测试仪
方法:从基板的一侧剥去铜线至少10mm。将样品板放在测试仪上。使用垂直力剥去剩余的铜线。记录力量。
标准:力应超过1.1N / mm。
5.可焊性测试
目的:检查焊盘和板上通孔的可焊性。
设备:焊锡机,烤箱和计时器。
方法:在105℃的烘箱中将板烘烤1小时。浸焊剂。断然把板到焊料机在235℃,并取出在3秒后,检查的区域焊盘该浸锡。将板垂直放入235℃的焊锡机中,3秒后取出,检查通孔是否浸锡。
标准:面积百分比应大于95.所有通孔应浸锡。
6.耐压测试
目的:测试电路板的耐压能力。
设备:耐压测试仪
方法:清洁并干燥样品。将电路板连接到测试仪。以不100V / s的速度将电压增加到500V DC(直流电)。将其保持在500V DC 30秒。
标准:电路上不应有故障。
7. 玻璃化转变温度试验
目的:检查板的玻璃化转变温度。
设备:DSC(差示扫描量热仪)测试仪,烤箱,干燥机,电子秤。
方法:准备好样品,其重量应为15-25mg。将样品在105℃的烘箱中烘烤2小时,然后放入干燥器中冷却至室温。将样品放入DSC测试仪的样品台上,将升温速率设定为20℃/ min。扫描2次,记录Tg。
标准:Tg应150℃。
8. CTE(热膨胀系数)试验
目标:评估板的CTE。
设备:TMA(热机械分析)测试仪,烘箱,烘干机。
方法:准备尺寸为6.35 * 6.35mm的样品。将样品在105℃的烘箱中烘烤2小时,然后放入干燥器中冷却至室温。将样品放入TMA测试仪的样品台上,设定升温速率为10℃/ min,终温度设定为250℃记录CTE。
9.耐热性试验
目的:评估板的耐热能力。
设备:TMA(热机械分析)测试仪,烘箱,烘干机。
方法:准备尺寸为6.35 * 6.35mm的样品。将样品在105℃的烘箱中烘烤2小时,然后放入干燥器中冷却至室温。将样品放入TMA测试仪的样品台上,设定升温速率为10℃/ min。将样品温度升至260℃。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的PCB/FPC快件服务商之一。公司成立以来,一直专注样品,中小批量领域。快速的交付以及过硬的产品品质赢得了国内外客户的信任。公司是广东电路板行业协会会员企业,是深圳高新技术认证企业。拥有完善的质量管理体系,先后通过了ISO9001、ISO14000、TS16949、UL、RoHS认证。
HDI板介绍
HDI板(High Density Interconnector),即高密度互连板,是使用微盲埋孔技术的一种线路分布密度比较高的电路板。HDI板有内层线路和外层线路,再利用钻孔、孔内金属化等工艺,使各层线路内部实现连结。
HDI板一般采用积层法制造,积层的次数越多,板件的技术档次越高。普通的HDI板基本上是1次积层,高阶HDI采用2次或以上的积层技术,同时采用叠孔、电镀填孔、激光直接打孔等PCB技术。
当PCB的密度增加超过八层板后,以HDI来制造,其成本将较传统复杂的压合制程来得低。HDI板有利于构装技术的使用,其电性能和讯号正确性比传统PCB更高。此外,HDI板对于射频干扰、电磁波干扰、静电释放、热传导等具有更佳的改善。
电子产品不断地向高密度、发展,所谓“高”,除了提高机器性能之外,还要缩小机器的体积。高密度集成(HDI)技术可以使终端产品设计更加小型化,同时满足电子性能和效率的更高标准。目前流行的电子产品,诸如手机、数码(摄)像机、笔记本电脑、汽车电子等,很多都是使用HDI板。随着电子产品的更新换代和市场的需求,HDI板的发展会非常迅速。
存在盲埋孔的pcb板都叫做HDI板吗
HDI板即高密度互联线路板,盲孔电镀 再二次压合的板都是HDI板,分一阶、二阶、三阶、四阶、五阶等HDI,如iPhone 6 的主板就是五阶HDI。
单纯的埋孔不一定是HDI。
HDI PCB一阶和二阶和三阶如何区分
一阶的比较简单,流程和工艺都好控制。
二阶的就开始麻烦了,一个是对位问题,一个打孔和镀铜问题。二阶的设计有多种,一种是各阶错开位置,需要连接次邻层时通过导线在中间层连通,做法相当于2个一阶HDI。
第二种是,两个一阶的孔重叠,通过叠加方式实现二阶,加工也类似两个一阶,但有很多工艺要点要特别控制,也就是上面所提的。
第三种是直接从外层打孔至第3层(或N-2层),工艺与前面有很多不同,打孔的难度也更大。
对于三阶的以二阶类推即是。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的PCB/FPC快件服务商之一。公司成立以来,一直专注样品,中小批量领域。快速的交付以及过硬的产品品质赢得了国内外客户的信任。公司是广东电路板行业协会会员企业,是深圳高新技术认证企业。拥有完善的质量管理体系,先后通过了ISO9001、ISO14000、TS16949、UL、RoHS认证。我们的产品包括:高多层PCB、HDI PCB、PCB高频板、软硬结合板、FPC等特种高难度电路板.
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的PCB/FPC快件服务商之一。
PCB高频板布局时需注意的要点
(1)高频电路倾向于具有高集成度和高密度布线。使用多层板既是布线所必需的,也是减少干扰的有效手段。
(2)高速电路装置的引脚之间的引线弯曲越少越好。高频电路布线的引线优选为实线,需要绕线,并且可以以45°折叠线或圆弧折叠。为了满足该要求,可以减少高频信号的外部传输和相互耦合。
(3)高频电路器件的引脚之间的引线越短越好。
(4)高频电路装置的引脚之间的配线层之间的交替越少越好。所谓“尽可能减少层间交叉”是指在组件连接过程中使用的过孔(Via)越少越好,据估计,一个过孔可以带来大约为0.5 pF的分布电容。,减少了过孔数量。可以大大提高速度。
(5)高频电路布线应注意信号线的平行线引入的“交叉干扰”。如果无法避免并行分布,则可以在并行信号线的背面布置大面积的“接地”,以大大减少干扰。同一层中的平行走线几乎是不可避免的,但是在相邻的两层中,走线的方向彼此垂直。
(6)包围特别重要的信号线或本地单元的接地措施,即绘制所选对象的外轮廓。使用此功能,可以在所选的重要信号线上自动执行所谓的“数据包”处理。当然,对于高速系统来说,将此功能用于时钟等组件的本地处理也是非常有益的。
(7)各种类型的信号走线不能形成环路,并且接地线也不能形成电流环路。
(8)应在每个集成电路块附近放置一个高频去耦电容器。
(9)将模拟接地线和数字接地线连接到公共接地线时,应使用高频湍流链路。在高频湍流链的实际组装中,经常使用穿过中心孔的高频铁氧体磁珠,并且在电路原理图中通常没有表示,并且所得的网表不包括此类组件,布线将忽略其存在。响应于此现实,它可以用作原理图中的电感器,并且在PCB组件库中单定义组件封装,并在布线之前将其手动移动到公共接地线的会聚点附近的合适位置。。
(10)模拟电路和数字电路应分开布置。立布线后,电源和地线应连接在一个点上,以避免相互干扰。
(11)在将DSP芯片外程序存储器和数据存储器连接到电源之前,应添加滤波电容器并将其尽可能靠近芯片电源引脚放置,以滤除电源噪声。另外,建议在DSP和片外程序存储器以及数据存储器周围进行屏蔽,以减少外部干扰。
(12)芯片外程序存储器和数据存储器应尽可能靠近DSP芯片放置。同时,布局应合理,以使数据线和地址线的长度基本相同,尤其是当系统中有多个存储器时,应考虑每个存储器的时钟线。时钟输入距离相等,或者可以添加单的可编程时钟驱动器芯片。对于DSP系统,应选择访问速度与DSP相同的外部存储器,否则将无法充分利用DSP的高速处理能力。DSP指令周期为纳秒,因此DSP硬件系统中常见的问题是高频干扰。因此,在制作DSP硬件系统的印刷电路板(PCB)时,应特别注意地址线和数据线。信号线的接线应正确合理。接线时,请尝试使高频线短而粗,并远离易受干扰的信号线,例如模拟信号线。当DSP周围的电路更复杂时,建议将DSP及其时钟电路,复位电路,片外程序存储器和数据存储器组成一个小的系统,以减少干扰。
PCB设计的布线规则
在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的,在整个PCB中,以布线的设计过程限定高,技巧细、工作量大。
PCB布线有单面布线、双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前,可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行,以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。
自动布线的布通率,依赖于良好的布局,布线规则可以预先设定, 包括走线的弯曲次数、导通孔的数目、步进的数目等。一般行探索式布经线,快速地把短线连通,然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线。并试着重新再布线,以改进总体效果。
对目前高密度的PCB设计已感觉到贯通孔不太适应了,它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用,还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB板的设计过程是一个复杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会,才能得到其中的真谛。
1. 电源、地线的处理
既使在整个PCB板中的布线完成得都很好,但由于电源、地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、地线的布线要认真对待,把电、地线所产生的噪音干扰降到低限度,以产品的质量。
对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因, 现只对降低式抑制噪音作以表述:
(1)众所周知的是在电源、地线之间加上去耦电容。
(2)尽量加宽电源、地线宽度,好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.2~0.3mm,经细宽度可达0.05~0.07mm,电源线为1.2~2.5mm对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用)
(3)用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。
2. 数字电路与模拟电路的共地处理
现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。
数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。
3. 信号线布在电(地)层上
在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。应考虑用电源层,其次才是地层。因为好是保留地层的完整性。
4. 大面积导体中连接腿的处理
在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:①焊接需要大功率加热器。②容易造成虚焊点。
所以兼顾电气性能与工艺需要,做成十字花焊盘,称之为热隔离(heat shield)俗称热焊盘(Thermal),这样,可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。
5. 布线中网络系统的作用
在许多CAD系统中,布线是依据网络系统决定的。网格过密,通路虽然有所增加,但步进太小,图场的数据量过大,这必然对设备的存贮空间有更高的要求,同时也对象计算机类电子产品的运算速度有的影响。而有些通路是无效的,如被元件腿的焊盘占用的或被安装孔、定们孔所占用的等。网格过疏,通路太少对布通率的影响。所以要有一个疏密合理的网格系统来支持布线的进行。
标准元器件两腿之间的距离为0.1英寸(2.54mm),所以网格系统的基础一般就定为0.1英寸(2.54 mm)或小于0.1英寸的整倍数,如:0.05英寸、0.025英寸、0.02英寸等。
6. 设计规则检查(DRC)
布线设计完成后,需认真检查布线设计是否符合设计者所制定的规则,同时也需确认所制定的规则是否符合印制板生产工艺的需求,一般检查有如下几个方面:
(1)线与线,线与元件焊盘,线与贯通孔,元件焊盘与贯通孔,贯通孔与贯通孔之间的距离是否合理,是否满足生产要求。
(2)电源线和地线的宽度是否合适,电源与地线之间是否紧耦合(低的波阻抗)在PCB中是否还有能让地线加宽的地方。
(3)对于关键的信号线是否采取了佳措施,如长度短,加保护线,输入线及输出线被明显地分开。
(4)模拟电路和数字电路部分,是否有各自立的地线。
(5)后加在PCB中的图形(如图标、注标)是否会造成信号短路。
(6)对一些不理想的线形进行修改。
(7)在PCB上是否加有工艺线?阻焊是否符合生产工艺的要求,阻焊尺寸是否合适,字符标志是否压在器件焊盘上,以免影响电装质量。
(8)多层板中的电源地层的外框边缘是否缩小,如电源地层的铜箔露出板外容易造成短路。
7. 检查是否有锐角、阻抗不连续点等
(1)对于高频电流来说,当导线的拐弯处呈现直角甚至锐角时,在靠近弯角的部位,磁通密度及电场强度都比较高,会辐射较强的电磁波,而且此处的电感量会比较大,感抗便也比钝角或圆角要大一些。
(2)对于数字电路的总线布线来说,布线拐弯呈现钝角或圆角,布线所占的面积比较小。在相同的线间距条件下,总的线间距所占的宽度要比直角拐弯的少0.3倍。
8. 检查3W、3H原则
(1)时钟、复位、100M以上信号以及一些关键的总线信号等与其他信号线布线满足3W原则,同层和相邻层无较长平行走线,且链路上过孔尽量少。
(2)高速信号的过孔数量问题,有些器件指导书上一般对高速信号的过孔数量要求比较严格,咨询互连的原则的是除了的管脚fanout过孔外,严禁在内层打多余的过孔,他们布过8G的PCIE 3.0的走线,也打过4个过孔,没有问题。
(3)同层时钟及高速信号中心距需严格满足3H(H为走线层到回流平面间距);相邻层的信号严禁重叠,建议也满足3H的原则,关于上述的串扰问题,有工具可以检查的。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的PCB/FPC快件服务商之一。公司成立以来,一直专注样品,中小批量领域。快速的交付以及过硬的产品品质赢得了国内外客户的信任。公司是广东电路板行业协会会员企业,是深圳高新技术认证企业。拥有完善的质量管理体系,先后通过了ISO9001、ISO14000、TS16949、UL、RoHS认证。公司目前拥有员工300余人,厂房面积9000平米,月出货品种6000种以上,年生产能力为150000平方米。为了满足客户多样化需求,2017年公司成立了PCBA事业部,自有SMT生产线,为客户提供PCB+SMT一站式服务。 公司一直致力于“打造中国的PCB制造企业”。注重人才培养,倡导全员“自我经营”理念,拥有一支朝气蓬勃、敬业、经验丰富的技术、生产及管理队伍;专注于PCB的工艺技术的研究与开发,努力提升公司在PCB领域内的技术水平和制造能力.
公司产品广泛应用于通信、工业控制、计算机应用、航空航天、、医疗、测试仪器、电源等各个领域。我们的产品包括:高多层PCB、HDI PCB、PCB高频板、软硬结合板、FPC等特种高难度电路板,专注于多品种,中小批量领域。我们的客户分布全球各地,目前外销订单占比70%以上。
盲埋孔板件叠层结构设计原则
1 对于芯板厚度对所有用0.10mm芯板、孔径在0.25mm以下的一阶盲孔,使用100um的RCC,对所有用0.13mm芯板、孔径在0.25mm以下的盲孔,建议客户采用100T的RCC
2 对于N+结构的盲埋孔板件,叠层结构设计应遵循厚度一致或相近(厚度差小于0.20mm),当N或M层叠层结构中介质层厚度≥0.40mm,应采用内层芯板代替,对于多次压合的盲埋孔板件,工程在设计时考虑后一次压合厚度的匹配性。
3 对于盲埋孔电镀控制铜厚请工程备注:平均20um,单点大于18um。
4对于常规FR4材料,如果单张芯板没有盲埋孔结构,不可以使用芯板直接压合方式进行叠层设计,应采用PP+内层芯板方式设计
5 对于二阶HDI流程的板件外层采用负片电镀工艺。(即:外层电镀采用负片电镀、外层图形采用负片工艺,采用内层蚀刻线加工外层线路)
6、对于存在多次压合板件内层芯板预放比例相关规定参照《HDI、机械盲埋孔预放比例事宜》。
7.对于采用PP+内层芯板压合方式的内层板,板件有盲埋孔设计与表面铜厚要求完成1OZ铜厚的用12um铜箔或12um铜箔的RCC,在负片电镀后即可达到要求;
9.对内层要求完成HOZ铜厚用12um铜箔或12um铜箔的RCC,走内层电镀孔工艺,然后走负片工艺蚀刻。
10.板件没有盲埋孔只有铜厚要求的板件,直接用客户所需的铜箔厚度加工即可,不需进行沉铜、电镀加工流程。
11.对于芯板直接压合的板件,如板件需要进行电镀流程,内层芯板尽量采用阴阳铜结构。
12.对于多次压合板件外层补偿请参照《盲孔板外层线路补偿的补充规定》。
13.对所有类型的镀孔工艺(通孔、盲孔、埋孔等),不分板厚、孔径,镀孔菲林焊盘大小统一为:钻刀直径+3mil(即在单边加大1.5mil)。
14.二阶HDI板件不可以含有外层表面处理方式为全板镀金(水金)、金属化包边、金属化槽孔、负焊盘工艺,如有以上要求请沟通。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的HDI PCB/FPC快件服务商之一。公司成立以来,一直专注样品,中小批量领域。 公司产品广泛应用于通信、工业控制、计算机应用、航空航天、、医疗、测试仪器、电源等各个领域。我们的产品包括:高多层PCB、HDI PCB、PCB高频板、软硬结合板、FPC等特种高难度电路板,专注于多品种,中小批量领域。我们的客户分布全球各地,目前外销订单占比70%以上。
如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),通常就称为高频电路。高频电路设计是一个非常复杂的设计过程,其布线对整个设计至关重要!
【招】多层板布线
高频电路往往集成度较高,布线密度大,采用多层板既是布线所,也是降低干扰的有效手段。在PCB Layout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现就近接地,并有效地降低寄生电感和缩短信号的传输长度,同时还能大幅度地降低信号的交叉干扰等,所有这些方法都对高频电路的可靠性有利。
有资料显示,同种材料时,四层板要比双面板的噪声低20dB。但是,同时也存在一个问题,PCB半层数越高,制造工艺越复杂,单位成本也就越高,这就要求我们在进行PCB Layout时,除了选择合适的层数的PCB板,还需要进行合理的元器件布局规划,并采用正确的布线规则来完成设计。
【第二招】高速电子器件管脚间的引线弯折越少越好
高频电路布线的引线好采用全直线,需要转折,可用45度折线或者圆弧转折,这种要求在低频电路中仅仅用于提高铜箔的固着强度,而在高频电路中,满足这一要求却可以减少高频信号对外的发射和相互间的耦合。
【第三招】高频电路器件管脚间的引线越短越好
信号的辐射强度是和信号线的走线长度成正比的,高频的信号引线越长,它就越容易耦合到靠近它的元器件上去,所以对于诸如信号的时钟、晶振、DDR的数据、LVDS线、USB线、HDMI线等高频信号线都是要求尽可能的走线越短越好。
【第四招】高频电路器件管脚间的引线层间交替越少越好
所谓“引线的层间交替越少越好”是指元件连接过程中所用的过孔(Via)越少越好。据侧,一个过孔可带来约0.5pF的分布电容,减少过孔数能显著提高速度和减少数据出错的可能性。
【第五招】注意信号线近距离平行走线引入的“串扰”
高频电路布线要注意信号线近距离平行走线所引入的“串扰”,串扰是指没有直接连接的信号线之间的耦合现象。由于高频信号沿着传输线是以电磁波的形式传输的,信号线会起到天线的作用,电磁场的能量会在传输线的周围发射,信号之间由于电磁场的相互耦合而产生的不期望的噪声信号称为串扰(Crosstalk)。
PCB板层的参数、信号线的间距、驱动端和接收端的电气特性以及信号线端接方式对串扰都有一定的影响。所以为了减少高频信号的串扰,在布线的时候要求尽可能的做到以下几点:
在布线空间允许的条件下,在串扰较严重的两条线之间插入一条地线或地平面,可以起到隔离的作用而减少串扰。
当信号线周围的空间本身就存在时变的电磁场时,若无法避免平行分布,可在平行信号线的反面布置大面积“地”来大幅减少干扰。
在布线空间许可的前提下,加大相邻信号线间的间距,减小信号线的平行长度,时钟线尽量与关键信号线垂直而不要平行。
如果同一层内的平行走线几乎无法避免,在相邻两个层,走线的方向务必却为相互垂直。
在数字电路中,通常的时钟信号都是边沿变化快的信号,对外串扰大。所以在设计中,时钟线宜用地线包围起来并多打地线孔来减少分布电容,从而减少串扰。
对高频信号时钟尽量使用低电压差分时钟信号并包地方式,需要注意包地打孔的完整性。
闲置不用的输入端不要悬空,而是将其接地或接电源(电源在高频信号回路中也是地),因为悬空的线有可能等效于发射天线,接地就能抑制发射。实践证明,用这种办法消除串扰有时能立即见效。
【第六招】集成电路块的电源引脚增加高频退藕电容
每个集成电路块的电源引脚就近增一个高频退藕电容。增加电源引脚的高频退藕电容,可以有效地抑制电源引脚上的高频谐波形成干扰。
【第七招】高频数字信号的地线和模拟信号地线做隔离
模拟地线、数字地线等接往公共地线时要用高频扼流磁珠连接或者直接隔离并选择合适的地方单点互联。高频数字信号的地线的地电位一般是不一致的,两者直接常常存在一定的电压差,而且,高频数字信号的地线还常常带有非常丰富的高频信号的谐波分量,当直接连接数字信号地线和模拟信号地线时,高频信号的谐波就会通过地线耦合的方式对模拟信号进行干扰。
所以通常情况下,对高频数字信号的地线和模拟信号的地线是要做隔离的,可以采用在合适位置单点互联的方式,或者采用高频扼流磁珠互联的方式。
【第八招】避免走线形成的环路
各类高频信号走线尽量不要形成环路,若无法避免则应使环路面积尽量小。
【第九招】良好的信号阻抗匹配
信号在传输的过程中,当阻抗不匹配的时候,信号就会在传输通道中发生信号的反射,反射会使合成信号形成过冲,导致信号在逻辑门限附近波动。
消除反射的根本办法是使传输信号的阻抗良好匹配,由于负载阻抗与传输线的特性阻抗相差越大反射也越大,所以应尽可能使信号传输线的特性阻抗与负载阻抗相等。同时还要注意PCB上的传输线不能出现突变或拐角,尽量保持传输线各点阻抗连续,否则在传输线各段之间也将会出现反射。这就要求在进行高速PCB布线时,要遵守以下布线规则:
USB布线规则:要求USB信号差分走线,线宽10mil,线距6mil,地线和信号线距6mil。
HDMI布线规则:要求HDMI信号差分走线,线宽10mil,线距6mil,每两组HDMI差分信号对的间距超过20mil。
LVDS布线规则要求LVDS信号差分走线,线宽7mil,线距6mil,目的是控制HDMI的差分信号对阻抗为100+-15%欧姆DDR布线规则。DDR1走线要求信号尽量不走过孔,信号线等宽,线与线等距,走线满足2W原则,以减少信号间的串扰,对DDR2及以上的高速器件,还要求高频数据走线等长,以信号的阻抗匹配。
【第十招】保持信号传输的完整性
保持信号传输的完整性,防止由于地线分割引起的“地弹现象”。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的PCB/FPC快件服务商之一。公司成立以来,一直专注样品,中小批量领域。快速的交付以及过硬的产品品质赢得了国内外客户的信任。公司是广东电路板行业协会会员企业,是深圳高新技术认证企业。拥有完善的质量管理体系,先后通过了ISO9001、ISO14000、TS16949、UL、RoHS认证。公司目前拥有员工300余人,厂房面积9000平米,月出货品种6000种以上,年生产能力为150000平方米。