pcb高频板
-
面议
PCB设计的一般原则需要遵循哪几方面呢?接下来针对pcb培训在设计的过程中需要遵循的原则:
要使电子电路获得佳性能,元器件的布且及导线的布设是很重要的。为了设计质量好、造价低的PCB.应遵循以下一般原则:
1.布局
,要考虑PCB尺寸大小。PCB尺寸过大时,印制线条长,阻抗增加,抗噪声能力下降,成本也增加;过小,则散热不好,且邻近线条易受干扰。在确定PCB尺寸后.再确定特殊元件的位置。后,根据电路的功能单元,对电路的全部元器件进行布局。
在确定特殊元件的位置时要遵守以下原则:
(1)尽可能缩短高频元器件之间的连线,设法减少它们的分布参数和相互间的电磁干扰。易受干扰的元器件不能相互挨得太近,输入和输出元件应尽量远离。
(2)某些元器件或导线之间可能有较高的电位差,应加大它们之间的距离,以免放电引出意外短路。带高电压的元器件应尽量布置在调试时手不易触及的地方。
(3)重量超过15g的元器件、应当用支架加以固定,然后焊接。那些又大又重、发热量多的元器件,不宜装在印制板上,而应装在整机的机箱底板上,且应考虑散热问题。热敏元件应远离发热元件。
(4)对于电位器、可调电感线圈、可变电容器、微动开关等可调元件的布局应考虑整机的结构要求。若是机内调节,应放在印制板上方便于调节的地方;若是机外调节,其位置要与调节旋钮在机箱面板上的位置相适应。
(5)应留出印制扳定位孔及固定支架所占用的位置。
PCB电路板在今天的生活中发挥着重要作用。它是电子元件的基础和高速公路。就这一点而言,PCB的质量非常关键。
要检查PCB的质量,进行多项可靠性测试。以下段落是对测试的介绍。
1.离子污染测试
目的:检查电路板表面的离子数量,以确定电路板的清洁度是否合格。
方法:使用75%浓度的丙醇清洁样品表面。离子可以溶解到丙醇中,从而改变其导电性。记录电导率的变化以确定离子浓度。
标准:小于或等于6.45ug.NaCl / sq.in
2.阻焊膜的耐化学性试验
目的:检查阻焊膜的耐化学性
方法:在样品表面上滴加qs(量子满意的)二氯甲烷。过一会儿,用白色棉擦拭二氯甲烷。检查棉花是否染色以及焊料面罩是否溶解。
标准:无染料或溶解。
3.阻焊层的硬度测试
目的:检查阻焊膜的硬度
方法:将电路板放在平坦的表面上。使用标准测试笔在船上刮擦一定范围的硬度,直到没有刮痕。记录铅笔的低硬度。
标准:低硬度应6H。
4.剥线强度试验
目的:检查可以剥去电路板上铜线的力
设备:剥离强度测试仪
方法:从基板的一侧剥去铜线至少10mm。将样品板放在测试仪上。使用垂直力剥去剩余的铜线。记录力量。
标准:力应超过1.1N / mm。
5.可焊性测试
目的:检查焊盘和板上通孔的可焊性。
设备:焊锡机,烤箱和计时器。
方法:在105℃的烘箱中将板烘烤1小时。浸焊剂。断然把板到焊料机在235℃,并取出在3秒后,检查的区域焊盘该浸锡。将板垂直放入235℃的焊锡机中,3秒后取出,检查通孔是否浸锡。
标准:面积百分比应大于95.所有通孔应浸锡。
6.耐压测试
目的:测试电路板的耐压能力。
设备:耐压测试仪
方法:清洁并干燥样品。将电路板连接到测试仪。以不100V / s的速度将电压增加到500V DC(直流电)。将其保持在500V DC 30秒。
标准:电路上不应有故障。
7. 玻璃化转变温度试验
目的:检查板的玻璃化转变温度。
设备:DSC(差示扫描量热仪)测试仪,烤箱,干燥机,电子秤。
方法:准备好样品,其重量应为15-25mg。将样品在105℃的烘箱中烘烤2小时,然后放入干燥器中冷却至室温。将样品放入DSC测试仪的样品台上,将升温速率设定为20℃/ min。扫描2次,记录Tg。
标准:Tg应150℃。
8. CTE(热膨胀系数)试验
目标:评估板的CTE。
设备:TMA(热机械分析)测试仪,烘箱,烘干机。
方法:准备尺寸为6.35 * 6.35mm的样品。将样品在105℃的烘箱中烘烤2小时,然后放入干燥器中冷却至室温。将样品放入TMA测试仪的样品台上,设定升温速率为10℃/ min,终温度设定为250℃记录CTE。
9.耐热性试验
目的:评估板的耐热能力。
设备:TMA(热机械分析)测试仪,烘箱,烘干机。
方法:准备尺寸为6.35 * 6.35mm的样品。将样品在105℃的烘箱中烘烤2小时,然后放入干燥器中冷却至室温。将样品放入TMA测试仪的样品台上,设定升温速率为10℃/ min。将样品温度升至260℃。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的PCB/FPC快件服务商之一。公司成立以来,一直专注样品,中小批量领域。快速的交付以及过硬的产品品质赢得了国内外客户的信任。公司是广东电路板行业协会会员企业,是深圳高新技术认证企业。拥有完善的质量管理体系,先后通过了ISO9001、ISO14000、TS16949、UL、RoHS认证。
HDI板介绍
HDI板(High Density Interconnector),即高密度互连板,是使用微盲埋孔技术的一种线路分布密度比较高的电路板。HDI板有内层线路和外层线路,再利用钻孔、孔内金属化等工艺,使各层线路内部实现连结。
HDI板一般采用积层法制造,积层的次数越多,板件的技术档次越高。普通的HDI板基本上是1次积层,高阶HDI采用2次或以上的积层技术,同时采用叠孔、电镀填孔、激光直接打孔等PCB技术。
当PCB的密度增加超过八层板后,以HDI来制造,其成本将较传统复杂的压合制程来得低。HDI板有利于构装技术的使用,其电性能和讯号正确性比传统PCB更高。此外,HDI板对于射频干扰、电磁波干扰、静电释放、热传导等具有更佳的改善。
电子产品不断地向高密度、发展,所谓“高”,除了提高机器性能之外,还要缩小机器的体积。高密度集成(HDI)技术可以使终端产品设计更加小型化,同时满足电子性能和效率的更高标准。目前流行的电子产品,诸如手机、数码(摄)像机、笔记本电脑、汽车电子等,很多都是使用HDI板。随着电子产品的更新换代和市场的需求,HDI板的发展会非常迅速。
存在盲埋孔的pcb板都叫做HDI板吗
HDI板即高密度互联线路板,盲孔电镀 再二次压合的板都是HDI板,分一阶、二阶、三阶、四阶、五阶等HDI,如iPhone 6 的主板就是五阶HDI。
单纯的埋孔不一定是HDI。
HDI PCB一阶和二阶和三阶如何区分
一阶的比较简单,流程和工艺都好控制。
二阶的就开始麻烦了,一个是对位问题,一个打孔和镀铜问题。二阶的设计有多种,一种是各阶错开位置,需要连接次邻层时通过导线在中间层连通,做法相当于2个一阶HDI。
第二种是,两个一阶的孔重叠,通过叠加方式实现二阶,加工也类似两个一阶,但有很多工艺要点要特别控制,也就是上面所提的。
第三种是直接从外层打孔至第3层(或N-2层),工艺与前面有很多不同,打孔的难度也更大。
对于三阶的以二阶类推即是。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的PCB/FPC快件服务商之一。公司成立以来,一直专注样品,中小批量领域。快速的交付以及过硬的产品品质赢得了国内外客户的信任。公司是广东电路板行业协会会员企业,是深圳高新技术认证企业。拥有完善的质量管理体系,先后通过了ISO9001、ISO14000、TS16949、UL、RoHS认证。我们的产品包括:高多层PCB、HDI PCB、PCB高频板、软硬结合板、FPC等特种高难度电路板.
多层电路板按照层数可以分为单面板、双层板以及多层板,多层板是指层数为4层以上的电路板。对于很多小型化产品、高速产品会用到板,如手机、路由、交换机等。 那么,多层PCB板设计需要注意哪些事项呢?
一、为什么要用多层板?
1、产品小型化的要求:
当前,电子产品向小型化靠拢,但是所用芯片、元器件并不少,导致PCB无法走线,只能以层数来换面积。
2、高速信号完整性的要求:
随着电子技术发展,路由、手机、交换机、基站等高速信号产品,易受干扰、串扰,多层板可以有效提高信号的完整性,把信号受干扰程度降到低。
二、需要注意的事项:
PCB的叠层设计不是层的简单堆叠,其中地层的安排是关键,它与信号的安排和走向有密切的关系。多层板的设计和普通的PCB相比,除了添加了必要的信号走线层之外,重要的就是安排了立的电源和地层(铺铜层)。在高速数字电路系统中,使用电源和地层来代替以前的电源和地总线的优点主要在于:
1)为数字信号的变换提供一个稳定的参考电压。
2)均匀地将电源同时加在每个逻辑器件上。
3)有效地抑制信号之间的串扰。
其原因在于,使用大面积铺铜作为电源和地层大大减小了电源和地的电阻,使得电源层上的电压均匀平稳,而且可以每根信号线都有很近的地平面相对应,这同时也减小了信号线的特征阻抗,也可有效地减少串扰。所以,对于某些的高速电路设计,已经明确规定一定要使用6层(或以上的)的叠层方案,如Intel对PC133内存模块PCB的要求。这主要就是考虑到多层板在电气特性,以及对电磁辐射的抑制,甚至在抵抗物理机械损伤的能力上都明显优于低层数的PCB。
一般情况下均按以下原则进行叠层设计:满足信号的特征阻抗要求;满足信号回路小化原则;满足小化PCB内的信号干扰要求;满足对称原则。具体而言在设计多层板时需要注意以下几个方面:
1)一个信号层应该和一个敷铜层相邻,信号层和敷铜层要间隔放置,好每个信号层都能和至少一个敷铜层紧邻。信号层应该和临近的敷铜层紧密耦合(即信号层和临近敷铜层之间的介质厚度很小)。
2)电源敷铜和地敷铜应该紧密耦合并处于叠层中部。缩短电源和地层的距离,有利于电源的稳定和减少EMI。尽量避免将信号层夹在电源层与地层之间。电源平面与地平面的紧密相邻好比形成一个平板电容,当两平面靠的越近,则该电容值就越大。该电容的主要作用是为高频噪声(诸如开关噪声等)提供一个低阻抗回流路径,从而使接收器件的电源输入拥有更小的纹波,增强接收器件本身的性能。
3)在高速的情况下,可以加入多余的地层来隔离信号层,多个地敷铜层可以有效地减小PCB的阻抗,减小共模EMI。但建议尽量不要多加电源层来隔离,这样可能造成不必要的噪声干扰。
4)系统中的高速信号应该在内层且在两个敷铜之间,这样两个敷铜可以为这些高速信号提供屏蔽作用,并将这些信号的辐射限制在两个敷铜区域。
5)考虑高速信号、时钟信号的传输线模型,为这些信号设计一个完整的参考平面,尽量避免跨平面分割区,以控制特性阻抗和信号回流路径的完整。
6)两信号层相邻的情况。对于具有高速信号的板卡,理想的叠层是为每一个高速信号层都设计一个完整的参考平面,但在实际中我们总是需要在PCB层数和PCB成本上做一个权衡。在这种情况下不能避免有两个信号层相邻的现象。目前的做法是让两信号层间距加大和使两层的走线尽量垂直,以避免层与层之间的信号串扰。
7)铺铜层好要成对设置,比如六层板的2、5层或者3、4层要一起铺铜,这是考虑到工艺上平衡结构的要求,因为不平衡的铺铜层可能会导致PCB的翘曲变形。
8)次表面(即紧靠表层的层)设计成地层,有利于减小EMI。
9)根据PCB器件密度和引脚密度估算出所需信号层数,确定总层数。
板层的结构是决定系统的EMC性能一个很重要的因素。一个好的板层结构对抑制PCB中辐射起到良好的效果。在现在常见的高速电路系统中大多采用多层板而不是单面板和双面板。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的PCB/FPC快件服务商之一。公司成立以来,一直专注样品,中小批量领域。快速的交付以及过硬的产品品质赢得了国内外客户的信任。公司是广东电路板行业协会会员企业,是深圳高新技术认证企业。拥有完善的质量管理体系,先后通过了ISO9001、ISO14000、TS16949、UL、RoHS认证。公司目前拥有员工300余人,厂房面积9000平米,月出货品种6000种以上,年生产能力为150000平方米.我们的产品包括:高多层PCB、HDI PCB、PCB高频板、软硬结合板、FPC等特种高难度电路板.
深圳市赛孚电路科技有限公司生产PCB多层板,PCB八层板,PCB十层板,HDI板以及软硬结合板厂商。
多层线路板一般定义为10层——20层或以上的高多层线路板,比传统的多层线路板加工难度大,其品质可靠性要求高,主要应用于通讯设备、服务器、医疗电子、航空、工控、军事等领域。近几年来,应用通讯、基站、航空、军事等领域的高层板市场需求仍然强劲,而随着中国电信设备市场的快速发展,高层板市场前景被看好。
目前国内能批量生产高层线路板的PCB厂商,主要来自于外资企业或少数内资企业。高层线路板的生产不仅需要较高的技术和设备投入,更需要技术人员和生产人员的经验积累,同时导入高层板客户认证手续严格且繁琐,因此高层线路板进入企业门槛较高,实现产业化生产周期较长。
PCB平均层数已经成为衡量PCB企业技术水平和产品结构的重要技术指标。本文简述了高层线路板在生产中遇到的主要加工难点,介绍了高层线路板关键生产工序的控制要点,供大家参考。
一、主要制作难点
对比常规线路板产品特点,高层线路板具有板件更厚、层数更多、线路和过孔更密集、单元尺寸更大、介质层更薄等特性,内层空间、层间对准度、阻抗控制以及可靠性要求更为严格。
1.1 层间对准度难点
由于高层板层数多,客户设计端对PCB各层的对准度要求越来越严格,通常层间对位公差控制±75μm,考虑高层板单元尺寸设计较大、图形转移车间环境温湿度,以及不同芯板层涨缩不一致性带来的错位叠加、层间定位方式等因素,使得高层板的层间对准度控制难度更大。
1.2 内层线路制作难点
高层板采用高TG、高速、高频、厚铜、薄介质层等特殊材料,对内层线路制作及图形尺寸控制提出高要求,如阻抗信号传输的完整性,增加了内层线路制作难度。线宽线距小,开短路增多,微短增多,合格率低;细密线路信号层较多,内层AOI漏检的几率加大;内层芯板厚度较薄,容易褶皱导致曝光不良,蚀刻过机时容易卷板;高层板大多数为系统板,单元尺寸较大,在成品报废的代价相对高。
1.3 压合制作难点
多张内层芯板和半固化片叠加,压合生产时容易产生滑板、分层、树脂空洞和气泡残留等缺陷。在设计叠层结构时,需充分考虑材料的耐热性、耐电压、填胶量以及介质厚度,并设定合理的高层板压合程式。层数多,涨缩量控制及尺寸系数补偿量无法保持一致性;层间绝缘层薄,容易导致层间可靠性测试失效问题
1.4 钻孔制作难点
采用高TG、高速、高频、厚铜类特殊板材,增加了钻孔粗糙度、钻孔毛刺和去钻污的难度。层数多,累计总铜厚和板厚,钻孔易断刀;密集BGA多,窄孔壁间距导致的CAF失效问题;因板厚容易导致斜钻问题。
二、 关键生产工序控制
2.1 材料选择
随着电子元器件化、多功能化的方向发展,同时带来高频、高速发展的信号传输,因此要求电子电路材料的介电常数和介电损耗比较低,以及低CTE、低吸水率和更好的覆铜板材料,以满足高层板的加工和可靠性要求。常用的板材供应商主要有A系列、B系列、C系列、D系列,这四种内层基板的主要特性对比,见表1。对于高层厚铜线路板选用高树脂含量的半固化片,层间半固化片的流胶量足以将内层图形填充满,绝缘介质层太厚易出现成品板超厚,反之绝缘介质层偏薄,则易造成介质分层、高压测试失效等品质问题,因此对绝缘介质材料的选择极为重要。
2.2 压合叠层结构设计
在叠层结构设计中考虑的主要因素是材料的耐热性、耐电压、填胶量以及介质层厚度等,应遵循以下主要原则。
(1) 半固化片与芯板厂商保持一致。为PCB可靠性,所有层半固化片避免使用单张1080或106半固化片(客户有特殊要求除外),客户无介质厚度要求时,各层间介质厚度按IPC-A-600G≥0.09mm。
(2) 当客户要求高TG板材时,芯板和半固化片都要用相应的高TG材料。
(3) 内层基板3OZ或以上,选用高树脂含量的半固化片,如1080R/C65%、1080HR/C 68%、106R/C 73%、106HR/C76% ;但尽量避免全部使用106 高胶半固化片的结构设计,以防止多张106半固化片叠合,因玻纤纱太细,玻纤纱在大基材区塌陷而影响尺寸稳定性和爆板分层。
(4) 若客户无特别要求,层间介质层厚度公差一般按+/-10%控制,对于阻抗板,介质厚度公差按IPC-4101 C/M级公差控制,若阻抗影响因素与基材厚度有关,则板材公差也按IPC-4101 C/M级公差。
2.3 层间对准度控制
内层芯板尺寸补偿的度和生产尺寸控制,需要通过一定的时间在生产中所收集的数据与历史数据经验,对高层板的各层图形尺寸进行补偿,确保各层芯板涨缩一致性。选择、高可靠的压合前层间定位方式,如四槽定位(Pin LAM)、热熔与铆钉结合。设定合适的压合工艺程序和对压机日常维护是确保压合品质的关键,控制压合流胶和冷却效果,减少层间错位问题。层间对准度控制需要从内层补偿值、压合定位方式、压合工艺参数、材料特性等因素综合考量。
2.4 内层线路工艺
由于传统曝光机的解析能力在50μm左右,对于高层板生产制作,可以引进激光直接成像机(LDI),提高图形解析能力,解析能力达到20μm左右。传统曝光机对位精度在±25μm,层间对位精度大于50μm。采用对位曝光机,图形对位精度可以提高到15μm左右,层间对位精度控制30μm以内,减少了传统设备的对位偏差,提高了高层板的层间对位精度。
为了提高线路蚀刻能力,需要在工程设计上对线路的宽度和焊盘(或焊环)给予适当的补偿外,还需对特殊图形,如回型线路、立线路等补偿量做更详细的设计考虑。确认内层线宽、线距、隔离环大小、立线、孔到线距离设计补偿是否合理,否则更改工程设计。有阻抗、感抗设计要求注意立线、阻抗线设计补偿是否足够,蚀刻时控制好参数,首件确认合格后方可批量生产。为减少蚀刻侧蚀,需对蚀刻液的各组药水成分控制在佳范围内。传统的蚀刻线设备蚀刻能力不足,可以对设备进行技术改造或导入高精密蚀刻线设备,提高蚀刻均匀性,减少蚀刻毛边、蚀刻不净等问题。
2.5 压合工艺
目前压合前层间定位方式主要包括:四槽定位(Pin LAM)、热熔、铆钉、热熔与铆钉结合,不同产品结构采用不同的定位方式。对于高层板采用四槽定位方式(Pin LAM),或使用熔合+铆合方式制作,OPE冲孔机冲出定位孔,冲孔精度控制在±25μm。熔合时调机制作首板需采用X-RAY检查层偏,层偏合格方可制作批量,批量生产时需检查每块板是否熔入单元,以防止后续分层,压合设备采用配套压机,满足高层板的层间对位精度和可靠性。
根据高层板叠层结构及使用的材料,研究合适的压合程序,设定佳的升温速率和曲线,在常规的多层线路板压合程序上,适当降低压合板料升温速率,延长高温固化时间,使树脂充分流动、固化,同时避免压合过程中滑板、层间错位等问题。材料TG值不一样的板,不能同炉排板;普通参数的板不可与特殊参数的板混压;涨缩系数给定合理性,不同板材及半固化片的性能不一,需采用相应的板材半固化片参数压合,从未使用过的特殊材料需要验证工艺参数。
2.6 钻孔工艺
由于各层叠加导致板件和铜层超厚,对钻头磨损严重,容易折断钻刀,对于孔数、落速和转速适当的下调。测量板的涨缩,提供的系数;层数≥14层、孔径≤0.2mm或孔到线距离≤0.175mm,采用孔位精度≤0.025mm 的钻机生产;直径φ4.0mm以上孔径采用分步钻孔,厚径比12:1采用分步钻,正反钻孔方法生产;控制钻孔披锋及孔粗,高层板尽量采用全新钻刀或磨1钻刀钻孔,孔粗控制25um以内。为改善高层厚铜板的钻孔毛刺问题,经批量验证,使用高密度垫板,叠板数量为一块,钻头磨次控制在3次以内,可有效改善钻孔毛刺
对于高频、高速、海量数据传输用的高层板,背钻技术是改善信号完整有效的方法。背钻主要控制残留stub长度,两次钻孔的孔位一致性以及孔内铜丝等。不是所有的钻孔机设备具有背钻功能,对钻孔机设备进行技术升级(具备背钻功能),或购买具有背钻功能的钻孔机。从行业相关文献和成熟量产应用的背钻技术主要包括:传统控深背钻方法、内层为信号反馈层背钻、按板厚比例计算深度背钻,在此不重复叙述。
三、可靠性测试
高层板一般为系统板,比常规多层板厚、更重、单元尺寸更大,相应的热容也较大,在焊接时,需要的热量更多,所经历的焊接高温时间要长。在217℃(锡银铜焊料熔点)需50秒至90秒,同时高层板冷却速度相对慢,因此过回流焊测试的时间延长,并结合IPC-6012C、 IPC-TM-650标准以及行业要求,对高层板的主要可靠性测试
HDI PCB的一阶,二阶和三阶是如何区分的?
一阶的比较简单,流程和工艺都好控制。二阶的就开始麻烦了,一个是对位问题,一个打孔和镀铜问题。二阶的设计有多种,一种是各阶错开位置,需要连接次邻层时通过导线在中间层连通,做法相当于2个一阶HDI。第二中是,两个一阶的孔重叠,通过叠加方式实现二阶,加工也类似两个一阶,但有很多工艺要点要特别控制,也就是上面所提的。第三种是直接从外层打孔至第3层(或N-2层),工艺与前面有很多不同,打孔的难度也更大。对于三阶的以二阶类推即是。
6层板中一阶,二阶是针对需要激光钻孔的板子来说的,即指HDI板。
6层一阶HDI板指 盲孔:1-2,2-5,5-6. 即1-2,5-6需激光打孔。
6层二阶HDI板指 盲孔:1-2,2-3,3-4,4-5,5-6. 即需2次激光打孔.钻3-4的埋孔,接着压合2-5,然后次钻2-3,4-5的激光孔,接着第2次压合1-6,然后第二次钻1-2,5-6的激光孔.后才钻通孔.由此可见二阶HDI板经过了两次压合,两次激光钻孔。
另外二阶HDI板还分为:错孔二阶HDI板和叠孔二阶HDI板,错孔二阶HDI板是指盲孔1-2和2-3是错开的,而叠孔二阶HDI板是指盲孔1-2和2-3叠在一起,例如:盲:1-3,3-4,4-6。
依此类推三阶,四阶......都是一样的。
几阶指压合次数。
一阶板,一次压合即成,可以想像成普通的板。
二阶板,两次压合,以盲埋孔的八层板为例,先做2-7层的板,压好,这时候2-7的通孔埋孔已经做好了,再加1层和8层压上去,打1-8的通孔,做成整板。
三阶板就比上面更复杂,先压3-6层,再加上2和7层,后加上1到8层,一共要压合三次,一般厂家做不了。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的HDI PCB/FPC快件服务商之一。公司HDI板高6阶HDI研发成功, 公司产品广泛应用于通信、工业控制、计算机应用、航空航天、、医疗、测试仪器、电源等各个领域。我们的产品包括:高多层PCB、HDI PCB、PCB高频板、软硬结合板、FPC等特种高难度电路板,专注于多品种,中小批量领域。我们的客户分布全球各地,目前外销订单占比70%以上。
光模块是啥呢,其实就是信号转换器,就是在发送的时候先把电信号变成光信号,中间是光纤传送,在接收的时候再把电信号转成光信号,那个转换器就是光模块。
在光模块的产业链中,从上下游梳理,主要是光芯片、光器件、光模块和设备,所以你看,光模块属于产业链的靠下的位置,再往后就是通信设备商了。
而目前呢,咱们的瓶颈主要是在光芯片上。光模块的核心呢就是芯片,也就是咱们的瓶颈端。芯片呢又分光芯片和电芯片,尤其是光芯片,核心技术就是在光芯片。在光模块中,成本占比高的就是光芯片,基本在50%左右,电芯片的成本在20%左右。
光模块的逻辑是什么呢?
因为我们在跟踪一个行业或者公司的时候,在业绩弹性方面,通常会从两个方向考虑。就是价格会不会涨,第二就是需求会不会提高。如果价格也涨,销量也涨,那业绩的确定性就高,你看,今年大火的PCB不就是这个逻辑?
那我们先来看量。大家都知道,5G呢,基站的数量是要远远大于4G的,因为要传输速度快,信号好,所以波长就短频率就高,但是频率高就容易被挡,传输距离就进,所以需要的基站数量就要多,基本是4G的2倍。
这还不算那些小基站和微基站,都包括进来那用的更多,因为小基站的需求是宏基站的两倍,那就更多了。所以在5G的建设期,这个需求是持续放量的。
而进入5G时代之后,云计算、边缘计算的兴起带动超大规模数据中心与小型数据中心的建设也会兴起,所以数据中心方面的需求也快速放大,基本是4G时代的40倍以上。
那价格方面呢,因为5G时代对于性能的要求提高了,所以价格也会大幅提升,也就是说利润空间会大幅提升。
说到这,我又想起咱们前段时间说消费电子的逻辑,为什么放到射频和天线上,为什么不是摄像头和手机屏幕?根据量价提升的逻辑,大家琢磨下,就明白了。
除此之外,第二个逻辑是国产替代,比如现在主流的光模块用的是25G的,这种光芯片,咱们的国产化率不到5%,所以发力空间很大。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的PCB/FPC快件服务商之一。快速的交付以及过硬的产品品质赢得了国内外客户的信任。公司是广东电路板行业协会会员企业,是深圳高新技术认证企业。拥有完善的质量管理体系,先后通过了ISO9001、ISO14000、TS16949、UL、RoHS认证。公司目前拥有员工300余人,厂房面积9000平米,月出货品种6000种以上,年生产能力为150000平方米。公司主要产品有:光模块PCB,PCB四层板,PCB六层板,PCB八层板,10层PCB板,12层PCB板,HDI,软硬结合板等产品类型
如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),通常就称为高频电路。高频电路设计是一个非常复杂的设计过程,其布线对整个设计至关重要!
【招】多层板布线
高频电路往往集成度较高,布线密度大,采用多层板既是布线所,也是降低干扰的有效手段。在PCB Layout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现就近接地,并有效地降低寄生电感和缩短信号的传输长度,同时还能大幅度地降低信号的交叉干扰等,所有这些方法都对高频电路的可靠性有利。
有资料显示,同种材料时,四层板要比双面板的噪声低20dB。但是,同时也存在一个问题,PCB半层数越高,制造工艺越复杂,单位成本也就越高,这就要求我们在进行PCB Layout时,除了选择合适的层数的PCB板,还需要进行合理的元器件布局规划,并采用正确的布线规则来完成设计。
【第二招】高速电子器件管脚间的引线弯折越少越好
高频电路布线的引线好采用全直线,需要转折,可用45度折线或者圆弧转折,这种要求在低频电路中仅仅用于提高铜箔的固着强度,而在高频电路中,满足这一要求却可以减少高频信号对外的发射和相互间的耦合。
【第三招】高频电路器件管脚间的引线越短越好
信号的辐射强度是和信号线的走线长度成正比的,高频的信号引线越长,它就越容易耦合到靠近它的元器件上去,所以对于诸如信号的时钟、晶振、DDR的数据、LVDS线、USB线、HDMI线等高频信号线都是要求尽可能的走线越短越好。
【第四招】高频电路器件管脚间的引线层间交替越少越好
所谓“引线的层间交替越少越好”是指元件连接过程中所用的过孔(Via)越少越好。据侧,一个过孔可带来约0.5pF的分布电容,减少过孔数能显著提高速度和减少数据出错的可能性。
【第五招】注意信号线近距离平行走线引入的“串扰”
高频电路布线要注意信号线近距离平行走线所引入的“串扰”,串扰是指没有直接连接的信号线之间的耦合现象。由于高频信号沿着传输线是以电磁波的形式传输的,信号线会起到天线的作用,电磁场的能量会在传输线的周围发射,信号之间由于电磁场的相互耦合而产生的不期望的噪声信号称为串扰(Crosstalk)。
PCB板层的参数、信号线的间距、驱动端和接收端的电气特性以及信号线端接方式对串扰都有一定的影响。所以为了减少高频信号的串扰,在布线的时候要求尽可能的做到以下几点:
在布线空间允许的条件下,在串扰较严重的两条线之间插入一条地线或地平面,可以起到隔离的作用而减少串扰。
当信号线周围的空间本身就存在时变的电磁场时,若无法避免平行分布,可在平行信号线的反面布置大面积“地”来大幅减少干扰。
在布线空间许可的前提下,加大相邻信号线间的间距,减小信号线的平行长度,时钟线尽量与关键信号线垂直而不要平行。
如果同一层内的平行走线几乎无法避免,在相邻两个层,走线的方向务必却为相互垂直。
在数字电路中,通常的时钟信号都是边沿变化快的信号,对外串扰大。所以在设计中,时钟线宜用地线包围起来并多打地线孔来减少分布电容,从而减少串扰。
对高频信号时钟尽量使用低电压差分时钟信号并包地方式,需要注意包地打孔的完整性。
闲置不用的输入端不要悬空,而是将其接地或接电源(电源在高频信号回路中也是地),因为悬空的线有可能等效于发射天线,接地就能抑制发射。实践证明,用这种办法消除串扰有时能立即见效。
【第六招】集成电路块的电源引脚增加高频退藕电容
每个集成电路块的电源引脚就近增一个高频退藕电容。增加电源引脚的高频退藕电容,可以有效地抑制电源引脚上的高频谐波形成干扰。
【第七招】高频数字信号的地线和模拟信号地线做隔离
模拟地线、数字地线等接往公共地线时要用高频扼流磁珠连接或者直接隔离并选择合适的地方单点互联。高频数字信号的地线的地电位一般是不一致的,两者直接常常存在一定的电压差,而且,高频数字信号的地线还常常带有非常丰富的高频信号的谐波分量,当直接连接数字信号地线和模拟信号地线时,高频信号的谐波就会通过地线耦合的方式对模拟信号进行干扰。
所以通常情况下,对高频数字信号的地线和模拟信号的地线是要做隔离的,可以采用在合适位置单点互联的方式,或者采用高频扼流磁珠互联的方式。
【第八招】避免走线形成的环路
各类高频信号走线尽量不要形成环路,若无法避免则应使环路面积尽量小。
【第九招】良好的信号阻抗匹配
信号在传输的过程中,当阻抗不匹配的时候,信号就会在传输通道中发生信号的反射,反射会使合成信号形成过冲,导致信号在逻辑门限附近波动。
消除反射的根本办法是使传输信号的阻抗良好匹配,由于负载阻抗与传输线的特性阻抗相差越大反射也越大,所以应尽可能使信号传输线的特性阻抗与负载阻抗相等。同时还要注意PCB上的传输线不能出现突变或拐角,尽量保持传输线各点阻抗连续,否则在传输线各段之间也将会出现反射。这就要求在进行高速PCB布线时,要遵守以下布线规则:
USB布线规则:要求USB信号差分走线,线宽10mil,线距6mil,地线和信号线距6mil。
HDMI布线规则:要求HDMI信号差分走线,线宽10mil,线距6mil,每两组HDMI差分信号对的间距超过20mil。
LVDS布线规则要求LVDS信号差分走线,线宽7mil,线距6mil,目的是控制HDMI的差分信号对阻抗为100+-15%欧姆DDR布线规则。DDR1走线要求信号尽量不走过孔,信号线等宽,线与线等距,走线满足2W原则,以减少信号间的串扰,对DDR2及以上的高速器件,还要求高频数据走线等长,以信号的阻抗匹配。
【第十招】保持信号传输的完整性
保持信号传输的完整性,防止由于地线分割引起的“地弹现象”。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的PCB/FPC快件服务商之一。公司成立以来,一直专注样品,中小批量领域。快速的交付以及过硬的产品品质赢得了国内外客户的信任。公司是广东电路板行业协会会员企业,是深圳高新技术认证企业。拥有完善的质量管理体系,先后通过了ISO9001、ISO14000、TS16949、UL、RoHS认证。公司目前拥有员工300余人,厂房面积9000平米,月出货品种6000种以上,年生产能力为150000平方米。
软硬结合板的涨缩问题:
涨缩产生的根源由材料的特性所决定,要解决软硬结合板涨缩的问题,先对挠性板的材料聚酰亚胺(Polyimide)做个介绍:
(1)聚酰亚胺具有优良的散热性能,可承受无铅焊接高温处理时的热冲击;
(2)对于需要更强调讯号完整性的小型装置,大部份设备制造商都趋向于使用挠性电路;
(3)聚酰亚胺具有较高的玻璃转移温度与高熔点的特性,一般情况下要在350 ℃以上进行加工;
(4)在有机溶解方面,聚酰亚胺不溶解于一般的有机溶剂。
挠性板材料的涨缩主要跟基体材料PI和胶有关系,也就是与PI的亚胺化有很大关系,亚胺化程度越高,涨缩的可控性就越强。
按照正常的生产规律,挠性板在开料后,在图形线路形成,以及软硬结合压合的过程中均会产生不同程度的涨缩,在图形线路蚀刻后,线路的密集程度与走向,会导致整个板面应力重新取向,终导致板面出现一般规律性的涨缩变化;在软硬结合压合的过程中,由于表面覆盖膜与基体材料PI的涨缩系数不一致,也会在一定范围内产生一定程度的涨缩。
从本质原因上说,任何材料的涨缩都是受温度的影响所导致的,在PCB冗长的制作过程中,材料经过诸多 热湿制程后,涨缩值都会有不同程度的细微变化,但就长期的实际生产经验来看,变化还是有规律的。
如何控制与改善?
从严格意义上说,每一卷材料的内应力都是不同的,每一批生产板的过程控制也不会是完全相同的,因此,材料涨缩系数的把握是建立在大量的实验基础之上的,过程管控与数据统计分析就显得尤为重要了。具体到实际操作中,挠性板的涨缩是分阶段的:
是从开料到烘烤板,此阶段涨缩主要是受温度影响所引起的:
要烘烤板所引起的涨缩稳定,要过程控制的一致性,在材料统一的前提下,每次烘烤板升温与降 温的操作一致化,不可因为一味的追求效率,而将烤完的板放在空气中进行散热。只有这样,才能大程度的消除材料的内部应力引起的涨缩。
第二个阶段发生在图形转移的过程中,此阶段的涨缩主要是受材料内部应力取向改变所引起的。
要线路转移过程的涨缩稳定,所有烘烤好的板就不能进行磨板操作,直接通过化学清洗线进行表面前处理,压膜后表面须平整,曝光前后板面静置时间须充分,在完成线路转移以后,由于应力取向的改变,挠性板都会呈现出不同程度的卷曲与收缩,因此线路菲林补偿的控制关系到软硬结合精度的控制,同时,挠性板的涨缩值范围的确定,是生产其配套刚性板的数据依据。
第三个阶段的涨缩发生在软硬板压合的过程中,此阶段的涨缩主要压合参数和材料特性所决定。
此阶段的涨缩影响因素包含压合的升温速率,压力参数设置以及芯板的残铜率和厚度几个方面。总的来说,残铜率越小,涨缩值越大;芯板越薄,涨缩值越大。但是,从大到小,是一个逐渐变化的过程,因此,菲林补偿就显得尤为重要。另外,由于挠性板和刚性板材料本质的不同,其补偿是需要额外考虑的一个因素。