pxie-8108总线扩展模块库存商
-
面议
可允许创建多机架系统或与非PXI设备连接。
PXI总线扩展模块可通过PXI机箱的外围插槽扩展PXI总线,实现多机架系统配置或与外部设备(如RAID阵列或USRP(通用软件无线电外设))硬件的连接。 通过软件透明链路,模块可允许所有连接的组件作为一个系统运行。 您可以选择各种布线和带宽选项来满足您的应用吞吐量需求。
PXI规格定义了一个低歪斜(low skew)的10MHz参考时钟。此参考时钟位于背板上,并且分布至每一个外设槽(peripheral slot),其特色是由时钟源(Clock source)开始至每一槽的布线长度都是等长的,因此每一外设槽所接受的clock都是同一相位的,这对多个仪器模块的同步来说是一个很方便的时钟来源 [1] 。
局部总线(Local Bus)
在每一个外设槽上,PXI定义了局部总线以及连接其相邻的左方及右方外设槽,左方或右方局部总线各有13条,这个总线除了可以传送数字信号外,也允许传送模拟信号。比如说3号外设槽上有左方局部总线,可以与2号外设槽上的右方局部总线连接,而3号外设槽上的右方局部总线,则与4号外设槽上的左方总线连接。而外设槽3号上的左方局部总线与右方局部总线在背板上是不互相连接的,除非插在3号外设槽的仪器模块将这两方信号连接起来。
星形触发(Star Trigger)
前面说到外设槽2号的左方局部总线在PXI的定义下,实被作为另一种特殊的信号,叫做星形触发。这13条星形触发线被依序分别连接到另外的13个外设槽(如果背板支持到另外13个外设槽的话),且彼此的走线长度都是等长的。也就是说,若在2号外设槽上同一时间在这13条星形触发在线送出触发信号,那么其它仪器模块都会在同一时间收到触发信号(因为每一条触发信号的延迟时间都相同)。也因为这一项特殊的触发功能只有在外设槽2号上才有,因此定义了外设槽2号叫做星形触发控制器槽(Star Trigger Controller Slot)。
触发总线(Trigger Bus)
触发总线共有8条线,在背板上从系统槽(Slot 1)连接到其余的外设槽,为所有插在PXI背板上的仪器模块提供了一个共享的沟通管道。这个8-bit宽度的总线可以让多个仪器模块之间传送时钟信号、触发信号以及特订的传送协议。
相对于PXI Express,大多数用户更熟悉PXI,尽管两款软件平台兼容,但是存在着接口差异。 PXI
PXI背板使用PCI接口,为了提供充足的应用带宽,大多数这些模块工作于33MHz和32位宽。这是三种类型的槽:
系统插槽接受控制器或者控制器的远程接口。
星形触发槽用作一个普通的外设槽,在PXI开关模块上使用触发并不常见,因为触发模块典型的是基于IVI(软件)的。
外设插槽接受任何的外设PXI模块。
模块之间的背板是共享的,并显示为一组总线编号(对应于PXI总线的每个桥段),该总线上的设备通常编号从15以下开始。特定总线中的所有设备共享32位PCI总线段,该标准限制总线数为256。
PXI Express
PXI Express(PXIe)机箱使用PCI Express串行接口,连接它的系统槽和外围设备。系统插槽与PXI不兼容,因此需要使用具有足够数量的PCIe连接器的控制器或者PCIe接口来支持外设。串行接口的使用提升了外设的可用带宽,因为原则上它不是共享BW—每个外设获得一个或者多个具有2.5GB/s比特率的串行连接。由于PCIe是点对点的连接系统,每个连接被定义为总线编号和设备0(该插槽上没有其他设备)。与PCI一样,总线限制为256,大模块计数低于PXI。
使用PXI Express不能快速的系统运行速度,系统速度常见的瓶颈问题与背板速度无关,但是在接收或者传输大量数据的模块上可以看到速度优势。
PXI Express
由于对电脑速度需求的增长,PCI总线越来越成为系统的瓶颈,从并行总线建立分支的系统结构也越来越难以适应电脑性能的提高。
此瓶颈通过高速串行接口得以突破,PCIe通过成对的数据线传送信号,通常称作PCIe通道(PCIe lane)。单个通道并不比一个64位 33MHz PCI接口更快,但是可以同时建立多个通道以提高数据传输速率,四通道是早期比较主流的配置形式。串行总线连接的形式是点对点的,所以每个连接仅承载线路两端设备间的数据(以及由这些设备扩展而出的设备的数据)并且不会出现一端悬空的连接以避免高速数据的波形发生畸变。通过这些技术进步使每个通道的速率得以提升。这种串行接口系统先天比并行总线具有更好的扩展性。
PCIe第1版规定每通道的基准速率为2.5Gb/s(解码后2.0Gb/s),随后的升级规范进一步提高了数据传输速率并且增加了通道的数量从而可以提供更高的数据带宽。同时提供了对用户透明的降速机制以应对高速设备与下游低速设备(因规范版本或通道数量不同)相连接的情况。
数据连接速率依赖于机箱、机箱插槽以及模块,通常数据传输速率越高相应的实现成本也越高。除了这些,用户实际上并不需了解PCIe接口上数据管理的过程。
系统为树状结构,一个单一的PCIe连接在此结构下扩展为多个连接,并可以进一步扩展更多下级连接。处于主干的分支(源于根复合体,Root Complex)的连接需要较大的带宽以支持更多下游设备的数据流。
与PCI类似,所有信号流均需出入于根复合体,实际速率同时取决于PCIe接口和控制器处理所有数据和驱动程序的能力。在PXI规范中添加了PCIe而称为PXIe。与PXI和PCI的关系相同,PXIe规范中也包含了测试测量领域所需要的各种扩展特性。
PXIe总线枚举
PXIe机箱中的总线枚举过程与PXI机箱略有不同。在PXI机箱里设备的位置是靠总线分段(Bus Segment)与总线设备(Bus Device)两个参数决定的,因为每一个总线分段都可以支持多个外围模块。在PXIe中,每个通道端点只有一个设备,使得每个设备的连接都是一个总线分段,并且还有更多设计用于总线扩展的分段,因此使得PXIe系统中天然比PXI系统包含更多的总线分段,这在某些情况下可能会出现问题,某些采用快速引导设计的控制器可能无法完全枚举整个PCIe总线系统。基于这个原因,PXI的制造商通常推荐有限范围的控制器应用于PXIe,此范围所的为型号而非PC制造商。PC制造商的不同型号产品可能具有不同的枚举能力。
PXIe机箱
P1 承载32位PCI总线 (PXI) P2 承载高32位PCI总线 (PXI),触发,本地总线 XP2, XP3 承载 PXI Express 接口
XP4 相当于 P2 连接器上半部分 XJ1 PXI Express 系统槽连接器 TP2 PXI Express 定时槽连接器(TP1 可选)