商品详情大图

盲埋孔电路板工厂,刚柔结合板

及时发货 交易保障 卖家承担邮费

商品详情

软硬结合板的优缺点:
软硬结合板,就是柔性线路板与硬性线路板,经过压合等工序,按相关工艺要求组合在一起,形成的具有FPC特性与PCB特性的线路板。
因为软硬结合板是FPC与PCB的组合,软硬结合板的生产应同时具备FPC生产设备与PCB生产设备。
,由电子工程师根据需求画出软性结合板的线路与外形,然后,下发到可以生产软硬结合板的工厂,经过CAM工程师对相关文件进行处理、规划,然后安排FPC产线生产所需FPC、PCB产线生产PCB,这两款软板与硬板出来后,按照电子工程师的规划要求,将FPC与PCB经过压合机无缝压合,再经过一系列细节环节,终就制成了软硬结合板。

很重要的一个环节,应为软硬结合板难度大,细节问题多,在出货之前,一般都要进行全检,因其价值比较高,以免让供需双方造成相关利益损失。

优点:软硬结合板同时具备FPC的特性与PCB的特性,因此,它可以用于一些有特殊要求的产品之中,既有一定的挠性区域,也有一定的刚性区域,对节省产品内部空间,减少成品体积,提高产品性能有很大的帮助。

缺点:软硬结合板生产工序繁多,生产难度大,良品率较低,所投物料、人力较多,因此,其价格比较贵,生产周期比较长。

高速PCB设计指南之一
篇 PCB布线

在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的,在整个PCB中,以布线的设计过程限定高,技巧细、工作量大。PCB布线有单面布线、双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前,可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行,以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。
自动布线的布通率,依赖于良好的布局,布线规则可以预先设定,包括走线的弯曲次数、导通孔的数目、步进的数目等。一般行探索式布线,快速地把短线连通,然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线。并试着重新再布线,以改进总体效果。
对目前高密度的PCB设计已感觉到贯通孔不太适应了,它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用,还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会,才能得到其中的真谛。
1 电源、地线的处理
既使在整个PCB板中的布线完成得都很好,但由于电源、地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、地线的布线要认真对待,把电、地线所产生的噪音干扰降到低限度,以产品的质量。
对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因,现只对降低式抑制噪音作以表述:
(1)、众所周知的是在电源、地线之间加上去耦电容。
(2)、尽量加宽电源、地线宽度,好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.2~0.3mm,细宽度可达0.05~0.07mm,电源线为1.2~2.5mm
对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用)
(3)、用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。


2 数字电路与模拟电路的共地处理
现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。
数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。
3 信号线布在电(地)层上
在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。应考虑用电源层,其次才是地层。因为好是保留地层的完整性。


4 大面积导体中连接腿的处理
在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:①焊接需要大功率加热器。②容易造成虚焊点。所以兼顾电气性能与工艺需要,做成十字花焊盘,称之为热隔离(heat shield)俗称热焊盘(Thermal),这样,可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。

5 布线中网络系统的作用
在许多CAD系统中,布线是依据网络系统决定的。网格过密,通路虽然有所增加,但步进太小,图场的数据量过大,这必然对设备的存贮空间有更高的要求,同时也对象计算机类电子产品的运算速度有的影响。而有些通路是无效的,如被元件腿的焊盘占用的或被安装孔、定位孔所占用的等。网格过疏,通路太少对布通率的影响。所以要有一个疏密合理的网格系统来支持布线的进行。
标准元器件两腿之间的距离为0.1英寸(2.54mm),所以网格系统的基础一般就定为0.1英寸(2.54mm)或小于0.1英寸的整倍数,如:0.05英寸、0.025英寸、0.02英寸等。

6 设计规则检查(DRC)
布线设计完成后,需认真检查布线设计是否符合设计者所制定的规则,同时也需确认所制定的规则是否符合印制板生产工艺的需求,一般检查有如下几个方面:

(1)、线与线,线与元件焊盘,线与贯通孔,元件焊盘与贯通孔,贯通孔与贯通孔之间的距离是否合理,是否满足生产要求。
(2)、电源线和地线的宽度是否合适,电源与地线之间是否紧耦合(低的波阻抗)?在PCB中是否还有能让地线加宽的地方。
(3)、对于关键的信号线是否采取了佳措施,如长度短,加保护线,输入线及输出线被明显地分开。
(4)、模拟电路和数字电路部分,是否有各自立的地线。
(5)后加在PCB中的图形(如图标、注标)是否会造成信号短路。
(6)对一些不理想的线形进行修改。
(7)、在PCB上是否加有工艺线?阻焊是否符合生产工艺的要求,阻焊尺寸是否合适,字符标志是否压在器件焊盘上,以免影响电装质量。
(8)、多层板中的电源地层的外框边缘是否缩小,如电源地层的铜箔露出板外容易造成短路。

陶瓷PCB电路板有什么优势呢?
1.为什么要选择陶瓷电路板?
陶瓷基板,由于散热性能、载流能力、绝缘性、热膨胀系数等,都要大大优于普通的玻璃纤维PCB板材,从而被广泛应用于大功率电力电子模块、航空航天、电子等产品上。
普通PCB通常是由铜箔和基板粘合而成,而基板材质大多数为玻璃纤维(FR-4),酚醛树脂(FR-3)等材质,粘合剂通常是酚醛、环氧等。在PCB加工过程中由于热应力、化学因素、生产工艺不当等原因,或者是在设计过程中由于两面铺铜不对称,很容易导致PCB板发生不同程度的翘曲。

与普通的PCB使用粘合剂把铜箔和基板粘合在一起的,陶瓷PCB是在高温环境下,通过键合的方式把铜箔和陶瓷基片拼合在一起的,结合力强,铜箔不会脱落,可靠性高,在温度高、湿度大的环境下性能稳定。

2.陶瓷基板的材质有哪些?

氮化铝(AlN)

氮化铝陶瓷是以氮化铝粉体为主晶相的陶瓷。相比于氧化铝陶瓷基板,绝缘电阻、绝缘耐压更高,介电常数更低。其热导率是Al2O3的7~10倍,热膨胀系数(CTE)与硅片近似匹配,这对于大功率半导体芯片至关重要。在生产工艺上,AlN热导率受到残留氧杂质含量的影响很大,降低含氧量,可明显提高热导率。目前工艺生产水平的热导率达到170W/(m·K)以上已不成问题。

氧化铝(Al2O3)

氧化铝是陶瓷基板中常用的基板材料,因为在机械、热、电性能上相对于大多数其他氧化物陶瓷,强度及化学稳定性高,且原料来源丰富,适用于各种各样的技术制造以及不同的形状。按含氧化铝(Al2O3)的百分数不同可分为:75瓷、96瓷、99.5瓷。氧化铝含有量不同,其电学性质几乎不受影响,但是其机械性能及热导率变化很大。纯度低的基板中玻璃相较多,表面粗糙度大。纯度越高的基板,越光洁、致密、介质损耗越低,但是价格也越高。

氧化铍(BeO)

具有比金属铝还高的热导率,应用于需要高热导的场合,温度超过300℃后迅速降低,但是由于其毒性限制了自身的发展。

综合以上原因,可以知道,氧化铝陶瓷由于比较的综合性能,在微电子、功率电子、混合微电子、功率模块等领域还是处于主导地位的。

对比了市面上相同尺寸(100mm×100mm×1mm)、不同材料的陶瓷基板价格:96%氧化铝9.5元,99%氧化铝18元,氮化铝150元,氧化铍650元,可以看出来不同的基板价格差距也比较大。


3.陶瓷PCB的优势与劣势?

优点:
载流量大,100A电流连续通过1mm0.3mm厚铜体,温升约17℃;100A电流连续通过2mm0.3mm厚铜体,温升仅5℃左右;

更好的散热性能,低热膨胀系数,形状稳定,不易变形翘曲。

绝缘性好,耐压高,保障人身安全和设备。

结合力强,采用键合技术,铜箔不会脱落。

可靠性高,在温度高、湿度大的环境下性能稳定

缺点:
易碎,这是主要的一个缺点,这也就导致只能制作小面积的电路板。

价格贵, 电子产品的要求规则越来越多,陶瓷电路板还是用在一些比较的产品上面,低端的产品根本不会使用到。

高精密度(HDI板)电路板的耐热性介绍

HDI板的耐热性能是HDI可靠性能中重要的一个项目,HDI板的板厚变得越来越薄,对其耐热性能的要求也越来越高。无铅化进程的推进,也提高了HDI板耐热性能的要求,而且由于HDI板在层结构等方面不同于普通多层通孔PCB板,因此HDI板的耐热性能与普通多层通孔PCB板相比有所不同,一阶HDI板典型结构。HDI板的耐热性能缺陷主要是爆板和分层。到目前为止,根据多种材料以及多款HDI板的耐热性能测试的经验,发现HDI板发生爆板机率大的区域是密集埋孔的上方以及大铜面的下方区域。

耐热性是指PCB抵抗在焊接过程中产生的热机械应力的能力, PCB在耐热性能测试中发生分层的机制一般包括以下几种:

1) 测试样品内部不同材料在温度变化时,膨胀和收缩性能不同而在样品内部产生内部热机械应力,从而导致裂缝和分层的产生。

2) 测试样品内部的微小缺陷(包括空洞,微裂纹等),是热机械应力集中所在,起到应力的放大器的作用。在样品内部应力的作用下,更加容易导致裂缝或分层的产生。

3) 测试样品中挥发性物质(包括有机挥发成分和水),在高温和剧烈温度变化时,急剧膨胀产生的内部蒸汽压力,当膨胀的蒸汽压力到达测试样品内部的微小缺陷(包括空洞,微裂纹等)时,微小缺陷对应的放大器作用就会导致分层。

HDI板容易在密集埋孔的上方发生分层,这是由于HDI板在埋孔分布区域特殊的结构所导致的。有无埋孔区域的应力分析如下表1。无埋孔区域(结构1)在耐热性能测试受热膨胀时,在同一平面上各个位置的Z方向的膨胀量都是均匀的,因此不会存在由于结构的差异造成的应力集中区域。当区域中设计有埋孔且埋孔钻在基材面上(结构2)时,在埋孔与埋孔之间的A-A截面上,由于基材没有收到埋孔在Z方向的约束,因而膨胀量较大,而在埋孔和焊盘所在的B-B截面上,由于基材受到埋孔在Z方向的约束,因而膨胀量较小,这三处膨胀量的差异,在埋孔焊盘与HDI介质和塞孔树脂交界处和附近区域造成应力集中,从而比较容易形成裂缝和分层。

HDI板容易在外层大铜面的下方发生分层,这是由于在贴装和焊接时,PCB受热,挥发性物质(包括有机挥发成分和水)急剧膨胀,外层大铜面阻挡了挥发性物质(包括有机挥发成分和水)的及时逸出,因此产生的内部蒸汽压力,当膨胀的蒸汽压力到达测试样品内部的微小缺陷(包括空洞,微裂纹等)时,微小缺陷对应的放大器作用就会导致分层。

超实用的高频PCB电路设计70问答之一
1、如何选择PCB 板材?

选择PCB板材在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的 PCB 板子(大于 GHz 的频率)时这材质问题会比较重要。例如,现在常用的 FR-4 材质,在几个GHz 的频率时的介质损耗(dielectric loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。



2、如何避免高频干扰?

避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加 ground guard/shunt traces 在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。



3、在高速设计中,如何解决信号的完整性问题?

信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。



4、差分布线方式是如何实现的?

差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者 side-by-side(并排, 并肩) 实现的方式较多。



5、对于只有一个输出端的时钟信号线,如何实现差分布线?

要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。



6、接收端差分线对之间可否加一匹配电阻?

接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。这样信号质量会好些。



7、为何差分对的布线要靠近且平行?

对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing delay)。



8、如何处理实际布线中的一些理论冲突的问题

基本上, 将模/数地分割隔离是对的。 要注意的是信号走线尽量不要跨过有分割的地方(moat), 还有不要让电源和信号的回流电流路径(returning current path)变太大。



晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 满足loop gain 与 phase 的规范, 而这模拟信号的振荡规范很容易受到干扰, 即使加 ground guard traces 可能也无法完全隔离干扰。而且离的太远,地平面上的噪声也会影响正反馈振荡电路。 所以, 一定要将晶振和芯片的距离进可能靠近。



确实高速布线与 EMI 的要求有很多冲突。但基本原则是因 EMI 所加的电阻电容或 ferrite bead, 不能造成信号的一些电气特性不符合规范。 所以, 好先用安排走线和 PCB 迭层的技巧来解决或减少 EMI的问题, 如高速信号走内层。后才用电阻电容或 ferrite bead 的方式, 以降低对信号的伤害。



9、如何解决高速信号的手工布线和自动布线之间的矛盾?

现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。各家 EDA公司的绕线引擎能力和约束条件的设定项目有时相差甚远。 例如, 是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式, 能否控制差分对的走线间距等。 这会影响到自动布线出来的走线方式是否能符合设计者的想法。 另外, 手动调整布线的难易也与绕线引擎的能力有的关系。 例如, 走线的推挤能力,过孔的推挤能力, 甚至走线对敷铜的推挤能力等等。 所以, 选择一个绕线引擎能力强的布线器, 才是解决之道。



10、关于 test coupon。

test coupon 是用来以 TDR (Time Domain Reflectometer) 测量所生产的 PCB 板的特性阻抗是否满足设计需求。 一般要控制的阻抗有单根线和差分对两种情况。 所以, test coupon 上的走线线宽和线距(有差分对时)要与所要控制的线一样。 重要的是测量时接地点的位置。 为了减少接地引线(ground lead)的电感值, TDR 探棒(probe)接地的地方通常非常接近量信号的地方(probe tip), 所以, test coupon 上量测信号的点跟接地点的距离和方式要符合所用的探棒。



11、在高速 PCB 设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?

一般在空白区域的敷铜绝大部分情况是接地。 只是在高速信号线旁敷铜时要注意敷铜与信号线的距离, 因为所敷的铜会降低一点走线的特性阻抗。也要注意不要影响到它层的特性阻抗, 例如在 dual strip line 的结构时。

12、是否可以把电源平面上面的信号线使用微带线模型计算特性阻抗?电源和地平面之间的信号是否可以使用带状线模型计算?

是的, 在计算特性阻抗时电源平面跟地平面都视为参考平面。 例如四层板: 顶层-电源层-地层-底层,这时顶层走线特性阻抗的模型是以电源平面为参考平面的微带线模型。



13、在高密度印制板上通过软件自动产生测试点一般情况下能满足大批量生产的测试要求吗?

一般软件自动产生测试点是否满足测试需求看对加测试点的规范是否符合测试机具的要求。另外,如果走线太密且加测试点的规范比较严,则有可能没办法自动对每段线都加上测试点,当然,需要手动补齐所要测试的地方。



14、添加测试点会不会影响高速信号的质量?

至于会不会影响信号质量就要看加测试点的方式和信号到底多快而定。基本上外加的测试点(不用在线既有的穿孔(via or DIP pin)当测试点)可能加在在线或是从在线拉一小段线出来。前者相当于是加上一个很小的电容在在线,后者则是多了一段分支。这两个情况都会对高速信号多多少少会有点影响,影响的程度就跟信号的频率速度和信号缘变化率(edge rate)有关。影响大小可透过仿真得知。原则上测试点越小越好(当然还要满足测试机具的要求)分支越短越好。



15、若干 PCB 组成系统,各板之间的地线应如何连接?

各个 PCB 板子相互连接之间的信号或电源在动作时,例如 A 板子有电源或信号送到 B 板子,一定会有等量的电流从地层流回到 A 板子 (此为 Kirchoff current law)。这地层上的电流会找阻抗小的地方流回去。所以,在各个不管是电源或信号相互连接的接口处,分配给地层的管脚数不能太少,以降低阻抗,这样可以降低地层上的噪声。另外,也可以分析整个电流环路,尤其是电流较大的部分,调整地层或地线的接法,来控制电流的走法(例如,在某处制造低阻抗,让大部分的电流从这个地方走),降低对其它较敏感信号的影响。



16、能介绍一些国外关于高速 PCB 设计的技术书籍和数据吗?

现在高速数字电路的应用有通信网路和计算器等相关领域。在通信网路方面,PCB 板的工作频率已达 GHz 上下,叠层数就我所知有到 40 层之多。计算器相关应用也因为芯片的进步,无论是一般的 PC 或服务器(Server),板子上的高工作频率也已经达到 400MHz (如 Rambus) 以上。因应这高速高密度走线需求,盲埋孔(blind/buried vias)、mircrovias 及 build-up 制程工艺的需求也渐渐越来越多。 这些设计需求都有厂商可大量生产。



17、两个常被参考的特性阻抗公式:

微带线(microstrip) Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)] 其中,W 为线宽,T 为走线的铜皮厚度,H 为走线到参考平面的距离,Er 是 PCB 板材质的介电常数(dielectric constant)。此公式在0.1<(W/H)<2.0 及 1<(Er)<15 的情况才能应用。



带状线(stripline) Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]} 其中,H 为两参考平面的距离,并且走线位于两参考平面的中间。此公式在 W/H<0.35 及 T/H<0.25 的情况才能应用。



18、差分信号线中间可否加地线?

差分信号中间一般是不能加地线。因为差分信号的应用原理重要的一点便是利用差分信号间相互耦合(coupling)所带来的好处,如 flux cancellation,抗噪声(noise immunity)能力等。若在中间加地线,便会破坏耦合效应。



19、刚柔板设计是否需要设计软件与规范?国内何处可以承接该类电路板加工?

可以用一般设计 PCB 的软件来设计柔性电路板(Flexible Printed Circuit)。一样用 Gerber 格式给 FPC厂商生产。由于制造的工艺和一般 PCB 不同,各个厂商会依据他们的制造能力会对小线宽、小线距、小孔径(via)有其**。除此之外,可在柔性电路板的转折处铺些铜皮加以补强。至于生产的厂商可上网“FPC”当关键词查询应该可以找到。



20、适当选择 PCB 与外壳接地的点的原则是什么?

选择 PCB 与外壳接地点选择的原则是利用 chassis ground 提供低阻抗的路径给回流电流(returning current)及控制此回流电流的路径。例如,通常在高频器件或时钟产生器附近可以借固定用的螺丝将 PCB的地层与 chassis ground 做连接,以尽量缩小整个电流回路面积,也就减少电磁辐射。

超实用的高频PCB电路设计70问答 之二
21.在电路板尺寸固定的情况下,如果设计中需要容纳更多的功能,就往往需要提高 PCB 的走线密度,但是这样有可能导致走线的相互干扰增强,同时走线过细也使阻抗无法降低,请介绍在高速(>100MHz)高密度 PCB 设计中的技巧?

在设计高速高密度 PCB 时,串扰(crosstalk interference)确实是要特别注意的,因为它对时序(timing)与信号完整性(signal integrity)有很大的影响。以下提供几个注意的地方:

控制走线特性阻抗的连续与匹配。

走线间距的大小。一般常看到的间距为两倍线宽。可以透过仿真来知道走线间距对时序及信号完整性的影响,找出可容忍的小间距。不同芯片信号的结果可能不同。

选择适当的端接方式。

避免上下相邻两层的走线方向相同,甚至有走线正好上下重叠在一起,因为这种串扰比同层相邻走线的情形还大。



利用盲埋孔(blind/buried via)来增加走线面积。但是 PCB 板的制作成本会增加。在实际执行时确实很难达到完全平行与等长,不过还是要尽量做到。

除此以外,可以预留差分端接和共模端接,以缓和对时序与信号完整性的影响。

22.电路板 DEBUG 应从那几个方面着手?

就数字电路而言,先依序确定三件事情: 1. 确认所有电源值的大小均达到设计所需。有些多重电源的系统可能会要求某些电源之间起来的顺序与快慢有某种规范。 2. 确认所有时钟信号频率都工作正常且信号边缘上没有非单调(non-monotonic)的问题。3. 确认 reset 信号是否达到规范要求。 这些都正常的话,芯片应该要发出个周期(cycle)的信号。接下来依照系统运作原理与 bus protocol 来 debug。

23、滤波时选用电感,电容值的方法是什么?

电感值的选用除了考虑所想滤掉的噪声频率外,还要考虑瞬时电流的反应能力。如 果 LC 的输出端会有机会需要瞬间输出大电流,则电感值太大会阻碍此大电流流经此电感的速度,增加纹波噪声(ripple noise)。电容值则和所能容忍的纹波噪声规范值的大小有关。纹波噪声值要求越小,电容值会较大。而电容的ESR/ESL 也会有影响。另外,如果这 LC 是放在开关式电源(switching regulation power)的输出端时,还要注意此 LC 所产生的极点零点(pole/zero)对负反馈控制(negative feedback control)回路稳定度的影响。

24、模拟电源处的滤波经常是用 LC 电路。但是为什么有时 LC 比 RC 滤波效果差?

LC与 RC滤波效果的比较考虑所要滤掉的频带与电感值的选择是否恰当。因为电感的感抗(reactance)大小与电感值和频率有关。如果电源的噪声频率较低,而电感值又不够大,这时滤波效果可能不如 RC。但是,使用 RC 滤波要付出的代价是电阻本身会耗能,效率较差,且要注意所选电阻能承受的功率。

25、如何尽可能的达到 EMC 要求,又不致造成太大的成本压力?

PCB 板上会因 EMC 而增加的成本通常是因增加地层数目以增强屏蔽效应及增加了 ferrite bead、choke等抑制高频谐波器件的缘故。除此之外,通常还是需搭配其它机构上的屏蔽结构才能使整个系统通过 EMC的要求。以下仅就 PCB 板的设计技巧提供几个降低电路产生的电磁辐射效应。

尽可能选用信号斜率(slew rate)较慢的器件,以降低信号所产生的高频成分。

注意高频器件摆放的位置,不要太靠近对外的连接器。

注意高速信号的阻抗匹配,走线层及其回流电流路径(return current path), 以减少高频的反射与辐射。


在各器件的电源管脚放置足够与适当的去耦合电容以缓和电源层和地层上的噪声。特别注意电容的频率响应与温度的特性是否符合设计所需。



对外的连接器附近的地可与地层做适当分割,并将连接器的地就近接到 chassis ground。

可适当运用 ground guard/shunt traces 在一些特别高速的信号旁。但要注意 guard/shunt traces 对走线特性阻抗的影响。

电源层比地层内缩 20H,H 为电源层与地层之间的距离。

下一条:pcb电路板打样
深圳市赛孚电路科技有限公司为你提供的“盲埋孔电路板工厂,刚柔结合板”详细介绍
深圳市赛孚电路科技有限公司
主营:pcb电路板,pcb多层板,hdi线路板,pcb快板
联系卖家 进入商铺

盲埋孔电路板信息

最新信息推荐

进店 拨打电话 微信